Mostrar registro simples

dc.creatorToebe, Ademir
dc.date.accessioned2019-04-11T11:55:00Z
dc.date.available2019-04-11T11:55:00Z
dc.date.issued2018-08-30
dc.identifier.urihttp://repositorio.ufsm.br/handle/1/16148
dc.description.abstractThis master's thesis proposes a control structure for inverters parallelism on uninterruptible power supply (UPS) modules with low line impedance characteristics. The structure is based on instantaneous current sharing (ICS), by exchanging information between modules through a communication bus. However, the system requires lower communication rates than others ICSs methods, and in addition, presents greater tolerance to output voltage measurement errors. In this system, one module act as a master, generating the synchronism of the voltage references, besides transmitting to the modules its output voltage measurement and LC filter inductor current. The slave modules, as well as the master, execute a voltage control loop and a current control loop, however, they use the master module measurement as a reference to generate errors coefficients that will be used to correct their own measurements. Using these coefficients, the relative measurement errors between the modules are eliminated. The coefficients are updated with each transmission of the master, whose transmission occurs at every 10 periods of voltage control loop sampling. In addition, the modules use a virtual impedance inserted in the circulating current, whose virtual impedance modifies the amplitude of the voltage reference of these, whenever there is difference between the currents of the slaves with respect to the master. This type of virtual impedance has the advantage that it does not affect the regulation of the output voltage. A system with two 2 kVA modules is designed and implemented. Simulation results are obtained with the detailed analysis of the structure. Finally, experimental results are obtained to validate the proposed structure.eng
dc.languageporpor
dc.publisherUniversidade Federal de Santa Mariapor
dc.rightsAttribution-NonCommercial-NoDerivatives 4.0 International*
dc.rights.urihttp://creativecommons.org/licenses/by-nc-nd/4.0/*
dc.subjectParalelismo de inversorespor
dc.subjectFontes ininterruptas de energiapor
dc.subjectCompartilhamento instantâneo de cargapor
dc.subjectEletrônica de potênciapor
dc.subjectInverter parallelismeng
dc.subjectUninterruptible power supplieseng
dc.subjectInstantaneous load sharingeng
dc.subjectPower electronicseng
dc.titleDesenvolvimento de estrutura de controle para paralelismo de inversores aplicados em fontes ininterruptas de energiapor
dc.title.alternativeControl structure development for parallelism of inverters applied in uninterruptible power supplieseng
dc.typeDissertaçãopor
dc.description.resumoEsta dissertação de mestrado propõe uma estrutura de controle para paralelismo de inversores em fontes ininterruptas de energia (UPS – Uninterruptible Power Supplie) modulares, com características de baixa impedância de conexão. A estrutura proposta é baseada no compartilhamento instantâneo da corrente de carga (ICS – Instantaneous Current Sharing), por meio da troca de informações entre os módulos através de um barramento de comunicação. Entretanto, este sistema requer taxas de comunicação menores que os métodos ICSs convencionais, além de apresentar maior tolerância à erros de medidas da tensão de saída. Neste sistema, um dos módulos atua como mestre gerando o sincronismo das referências, além de transmitir aos módulos sua medida de tensão de saída e corrente do indutor do filtro LC. Os módulos escravos, assim como o mestre, executam uma malha de tensão e uma malha de corrente, contudo, usam a medida do mestre como referência para gerar coeficientes que serão utilizados para corrigir suas próprias medidas. Empregando-se esses coeficientes, são eliminados os erros de medidas relativas entre os módulos. Os coeficientes são atualizados a cada transmissão do mestre, cuja transmissão ocorre a cada 10 períodos de amostragem da malha de tensão. Além disso, os módulos empregam uma impedância virtual inserida na corrente de circulação, cuja impedância virtual atua modificando a amplitude da referência de tensão destes, sempre que há diferença entre as correntes dos escravos com relação a do mestre. Essa forma de impedância virtual traz a vantagem de não afetar a regulação da tensão de saída. Um sistema com dois módulos de 2 kVA é projetado e implementado. Resultados de simulação são obtidos com a análise detalhada da estrutura. Por fim, resultados experimentais são adquiridos para validar a estrutura proposta.por
dc.contributor.advisor1Rech, Cassiano
dc.contributor.advisor1Latteshttp://lattes.cnpq.br/9375639768929991por
dc.contributor.referee1Lazzarin, Telles Brunelli
dc.contributor.referee1Latteshttp://lattes.cnpq.br/2513940350875541por
dc.contributor.referee2Tibola, Jonas Roberto
dc.contributor.referee2Latteshttp://lattes.cnpq.br/7203480799215375por
dc.creator.Latteshttp://lattes.cnpq.br/8163647567500044por
dc.publisher.countryBrasilpor
dc.publisher.departmentEngenharia Elétricapor
dc.publisher.initialsUFSMpor
dc.publisher.programPrograma de Pós-Graduação em Engenharia Elétricapor
dc.subject.cnpqCNPQ::ENGENHARIAS::ENGENHARIA ELETRICApor
dc.publisher.unidadeCentro de Tecnologiapor


Arquivos deste item

Thumbnail
Thumbnail

Este item aparece na(s) seguinte(s) coleção(s)

Mostrar registro simples

Attribution-NonCommercial-NoDerivatives 4.0 International
Exceto quando indicado o contrário, a licença deste item é descrito como Attribution-NonCommercial-NoDerivatives 4.0 International